Снос зданий:
ecosnos.ru
Главная  Классификация и характеристики магнитофонов 

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 [ 119 ] 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143

Таблица 12.100. Электрические параметры микросхем ТТЛ, ТТЛШ и КМОП структуры

Технология

Напряжение питания

Ток потребления, мА, не более, в состоянии

Задержка, ис.

ие более

включения

выключения

ТТЛ

+ 5 в + 5%

КПЗ

+ 5 В-Ь 10%

+ 5 В + 5%

+ 5 В + 10%

+ 5 В + 10%

+ 5 В + 5%

+ 5 В + 10%

+ 5 В + 5%

+ 5 В + 10%

+ 9 В + 5%

+ 9 В + 10%

210-

4 210-*

-I-3...15 В

10-

10-*

1 и о . Большинство цифровых микросхем представляет собой логические элементы, выполняющие функции НЕ, И-НЕ, ИЛИ-НЕ, И-ИЛИ-НЕ и др. Это так называемые базовые функциональные элементы. Их основные электрические параметры определяют характеристики практически всех цифровых микросхем, входящих в состав серии. К числу электрических параметров, которые достаточно полно характеризуют эти микросхемы различных серий и позволяют сравнивать их между собой, относятся: напряжение питания и логические уровни, потребляемая мощность и помехоустойчивость, нагрузочная способность и быстродействие. В табл. 12.100 приведены основные электрические параметры широко используемых в настоящее время цифровых микросхем серий ТТЛ, ТТЛШ и КМОП типов. Из данной таблицы следует, что основным преимуществом для ТТЛ и ТТЛШ серий является высокое быстродействие, а для КМОП серий-малая потребляемая мощность.

Микросхемы серий К155 и 133. Представляют собой комплекс полупроводниковых логических схем, вьшолненных на основе ТТЛ по планарно-эпитаксиальной технологии. Предназначены для построения узлов ЭВМ и устройств дискретной автоматики среднего быстродействия (до 10 МГц). Напряжение питания микросхем для серии К155-Ь 5 В + 5%, для серии 133-Ь 5 В + 10%,

допустимый уровень пульсаций не более 50 мВ. Минимальное напряжение логической 1 на выходе микросхемы не менее 2,4 В. Максимальное напряжение логического О не более 0,4 В. Для нормальной работы микросхемы время нарастания и спада входных импульсов должно быть не более 150 не (кроме схем с открытым коллекторным выходом, для которых это время не ограничивается).

При монтаже аппаратуры для повышения устойчивости работы микросхем их свободные входы должны быть подключены к источнику питания микросхемы через резистор с сопротивлением 1 кОм. К одному резистору допускается подключение не более 20 свободных входов. Для исключения низкочастотных помех необходимо предусмотреть установку и подключение к шинам питания на плате оксидных конденсаторов (из расчета не менее 0,1 мкФ на один корпус микросхемы). Для исключения высокочастотных помех керамические конденсаторы (емкость не менее 2000 пФ на один корпус микросхемы) рекомендуется размещать на площади печатной платы из расчета один конденсатор на группу не более десяти корпусов микросхем.

Микросхемы серий К155 и 133 идентичны по электрическим параметрам и выполняемым функциям (табл. 12.101), имеют аналогичные обозначения и различаются типом корпуса и некоторыми эксплуатационными характеристиками.

Таблица 12.101. Функциональный состав серий К155 и 133

Функциональное назначение

Обозначение -

Обозначение корпуса К155 133

Два логических элемента 4И-НЕ

201.14-1

401.14-4

Логический элемент 8И-НЕ

201.14-1

401.14-4

Четыре логических элемента 2И-НЕ

ЛАЗ

201.14-1

401.14-4

Три логических элемента ЗИ-НЕ

201.14-1

401.14-4

Два логических элемента 4И - НЕ с большим коэффициен-

том разветвления по выходу

201.14-1

401.14-4



Продолжение табл. 12.101

Функциональное назначение

Обозначение

Обозначение корпуса

Два логических элемента 4И - НЕ с открытым коллекторным выходом

Четыре логических элемента 2И-НЕ с открытым коллекторным выходом

Три логических элемента ЗИ-НЕ с открытым коллекторным выходом

Четыре высоковольтных логических элемента 2И-НЕ с открытым коллекторным выходом

Четыре логических элемента 2И - НЕ с высокой нагрузочной способностью

Четыре логических элемента 2И-НЕ с открытым коллекторным выходом и повышенной нагрузочной способностью

Два логических элемента 2И-НЕ с мощным открытым коллекторным выходом

Два четырехвходовых логических расширителя по ИЛИ Восьмивходовый расширитель по ИЛИ Четыре логических элемента 2ИЛИ-НЕ Два логических элемента 4НЕ-ИЛИ со стробирующим импульсом и расширяющими узлами Два логических элемента 4ИЛИ-НЕ со стробированием Три логических элемента ЗИЛИ-НЕ Четыре логических элемента 2ИЛИ НЕ, буферное устройство

Четыре логических элемента 2ИЛИ-НЕ, магистральный усилитель

Четыре логических элемента 2И

Два логических элемента 2И с транзистором и открытым

коллекторным выходом

Четыре логических элемента 2ИЛИ

Два логических элемента 2ИЛИ с мощным открытым

коллекторным выходом

Шесть логических элементов НЕ

Шесть логических элементов НЕ с открытым коллекторным выходом

Шесть буферных инверторов с повышенным коллекторным напряжением Шесть буферных инверторов

Шесть инверторов с элементом управления по входам и тремя состояниями на выходе

Четыре двухвходовых логических элемента Исключающее ИЛИ

Два логических элемента 2И-НЕ с общим входом и двумя мощными транзисторами

Шесть буферных формирователей с открытым коллектором и повышенным коллекторным напряжением Шесть повторителей с элементом управления по входам и тремя состояниями на выходе

Шесть повторителей с раздельными элементами управления входами по двум и четырем повторителями и тремя состояниями на выходе

Два логических элемента 2-2И-2ИЛИ-НЕ, один расширяемый по ИЛИ

Логический элемент 2-2-2-ЗИ-4ИЛИ-НЕ с возможностью расширения по ИЛИ

Логический элемент 4-4И-2ИЛИ-НЕ с возможностью

расширения по ИЛИ

Триггер JK-типа с логикой на входе ЗИ

Два триггера JK-типа

Два триггера D-типа

Четыре триггера D-типа

201.14-1

401.14-4

201.14-1

401.14-4

ЛАЮ

201.14-1

401.14-4

ЛАП

201.14-2

401.14-5

201.14-2

402.16-6

ЛАП

201.14-2

ЛА18 ЛД1 ЛДЗ ЛЕ1

2101.8-1 201.14-1 201.14-1 201.14-1

401.14-4 401.14-4 401.14-4

ЛЕ2 ЛЕЗ ЛЕ4

238.16-1 201.14-1 201.14-1

201.14-1

402.16-6

ЛЕб ЛИ1

201.14-1 201.14-1

402.16-6 401.14-4

ЛИ5 ЛЛ1

201.14-1 201.14-1

401.14-4 401.14-4

ЛЛ2 ЛН1

2101.8-1 201.14-1

401.14-4

201.14-1

401.14-4

ЛНЗ ЛН5

201.14-1 201.14-4

402.16-6 402.16-6

ЛНб

238.16-2

201.14-1

401.14-4

201.14-1

401.14-4

201.14-2

401.14-4

ЛПЮ

238.16-2

ЛПП

238.16-2

201.14-1

401.14-4

ЛРЗ

201.14-1

401.14-4

201.14-1 201.14-1 238.16-1 201.14-1 238.16-2

401.14-4 401.14-4 402.16-21 401.14-4 402.16-6



Функциональное назначение

Обозначение

Обозначение корпуса

Четыре триггера D-типа с прямыми и инверсными выходами

Счетверенный триггер D-типа

Два триггера Шмитта с логическим элементом 4И-НЕ на входе

Шесть триггеров Шмитта с инвертором Четыре двухвходовых триггера Шмитта Двоично-десятичный дешифратор с высоковольтным выходом

Дешифратор-демультиплексор 4 линии на 16 (преобразование двоично-десятичного кода в десятичный) Двоично-десятичный дешифратор Двоично-десятичный 4-разрядный счетчик Счетчик-делитель на 12 Двоичный счетчик

Двоично-десятичный реверсивный счетчик 4-разрядный двоичный реверсивный счетчик Делитйть частоты с переменным коэффициентом деления Синхронный десятичный счетчик Одноразрядный полный сумматор 2-разрядный двоичный полный сумматор 4-разрядный двоичный сумматор Арифметико-логическое устройство 4-разрядный универсальный сдвигающий регистр 8-разрядный реверсивный сдвигающий регистр 12-разрядный регистр последовательного приближения Программируемое постоянное запоминающее устройство с емкостью 256 бит (32 х 2)

ПЗУ на 1024 бит с использованием в качестве преобразователя двоичного кода в код знаков русского алфавита ПЗУ на 1024 бит с использованием в качестве преобразователя двоичного кода в код знаков латинского алфавита ПЗУ на 1024 бит с использованием в качестве преобразователя двоичного кода в код знаков арифметических знаков и цифр

ПЗУ на 1024 бит с использованием в качестве преобразователя двоичного кода в код дополнительных знаков ОЗУ на 16 бит (16 X 1) со схемами управления ОЗУ на 256 бит (256 х 1) со схемами управления ОЗУ на 1024 бит (1024 х 1) со схемами управления Одновибратор с логическим элементом на входе Сдвоенный одновибратор с повторным запуском Преобразователь сигналов двоичного кода 8-4-2-1 в семи-сегментный код

ТМ7 ТМ8

ТЛ1 ТЛ2

тлз

идз идю

ИМЗ

ИПЗ

РЕЗ

238.16-2 238.16-1

201.14-1 201.14-2 201.14-2

238.16-1

239.24-2 238.16-1 201.14-1 201.14-1 201.14-1 238.16-2 238.16-2 238.16-2 238.16-2 201.14-1 201.14-1 238.16-2 239.24-2 201.14-1 239.24-2 239.24-2

238.16-2

402.16-6 401.14-4

402.16-6

405.24-1

402.16-16

401.14-4

401.14-4

401.14-4

402.16-6

402.16-6

402.16-6

401.14-4 401.14-4 402.16-6 405.24-2 401.14-4 405.24-1 405.24-2

238.16-2

238.16-2

238.16-2

АГЗ

238.16-2 201.14-2 238.16-2 238.16-2 201.14-1 238.16-1

401.14-4 402.16-18

401.14-4 402.16-16

201.14-1

Микросхемы серии К155 имеют прямоугольный пластмассовый корпус с выводами, перпендикулярными установочной плоскости, а микросхемы серии 133-прямоугольный металлостек-лянный и металлокерамический корпус с планар-ными выводами (табл. 12.101, рис. 12.23-12.42). Условные графические обозначения функциональных схем серий К155 и 133 приведены на рис. 12.43.

Напряжение питания на микросхемы, имеющие восемь выводов, подается на выводы 8 (плюс) и 4 (общий), имеющие 14 выводов-на выводы 14 (плюс) и 7 (общий), имеющие 16 выводов-на выводы 16 (плюс) и 8 (общий), имеющие 24 вывода-на выводы 24 (плюс) и 12

(общий); за исключением: К155ТМ5, 133ТМ5, К155ИМ2, 133ИМ2-ПЛЮС на вывод 4, общий на вывод 11;К155ТМ7, 133ТМ7, К155ИД1, 133ИД1, К155ИМЗ, 133ИМЗ-ПЛЮС на вывод 5, общий иа вывод 12; К155ИЕ2, 133ИЕ2, К155ИЕ4, 133ИЕ4, К155ИЕ5, 133ИЕ5-ПЛЮС на вывод 5 общий на вывод 10; К155РУ1, 133РУ1-плюс на вывод 4, общий на вывод 10.

Микросхемы серий К561 и 564. Представляют собой комплекс микромощных микросхем, второй-третьей степени интеграции на КМОП транзисторах. Предназначены для применения в аппаратуре цифровой автоматики и вычислительной техники с жесткими требованиями по по-



1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 108 109 110 111 112 113 114 115 116 117 118 [ 119 ] 120 121 122 123 124 125 126 127 128 129 130 131 132 133 134 135 136 137 138 139 140 141 142 143