Снос зданий:
ecosnos.ru
Главная  Микроустройства: номенклатура изделий электронной промышленности 

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 [ 46 ] 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95

обмена информацией ЛУ с другими ИМС по трем имеющимся в ИК2 каналам. Во всех указанных типах МК код операции суммирующего блока задается независимым 3-раэрядным полем МК (разряды 2-4). Всего ИК2 выполняет 168 типов iO над числами, разрядность которых можно увеличить до 4я, где п - количество используемых ИК2.

Арифметический расширитель ИКЗ предназначен для быстрого выполнения операции умножения, сдвига н поиска первого слева нуля или единицы, или первой неравнозначной пары цифр над 8-разрядпыми числами и содержит КС умножения и вспомогательные схемы. При каскадировании ИКЗ разрядность растет пропор-ци(Л1ально квадратному корню от числа использованных ИМС. Например, для умножения двух 16-разрядных чисел необходимо четыре ИКЗ. При этом время умножения 8-, 16-, 32- и 64-разрядных чисел составляет соответственно 2; 4,2; 8,6 и 17,4 .мкс.

Управляющая память РП1 содержит 6000 транзисторов и состоит из-программируемой логической матрицы (ПЛМ) масочного типа и входных, выходных и вспомогательных регистров. Основное назначение РП1 - построение блоков микропрограммного управления. При этом дополнительного ПЗУ не требуется, так как МК фиксируются в имеющейся в ИМС ПЛМ, емкость которой составляет 64 24-разрядных слов, выбираемых 24-разрядным адресом. Схема РП1 имеет все необходимые средства для наращивания как по емкости ПЛМ, так и по разрядности генерируемой МК. При этом емкость возрастает пропорционально 64я, а разрядность - 14я, где п - число используемых ИМС. В зависимости от записанной в ПЛМ информации различают ИМС РП12-РП15. Информация записывается при изготовлении путем замены технологических масок.

Все описанные И.1C в статическо.м режиме потребляют мощность 10 мВт, а при частоте 400 кГц - 200 мВт, Совместно с описанными ИМС применяется двунаправленный усилитель К531АП2, который служит для согласования Т?ТЛ- и КМОП-схем, а также для построения двунаправленных приемопередатчиков информации.

Серия 588 выпускается в модификациях К588 и КР588. По структурным и функциональным особенностям подобна 587 серии, однако отличается от нее улучшенными техническими характеристиками (табл. 4.12). Так, например, 16-разрядное арифметическое устройство (ВС1, ИК2, ВС2) имеет 16 регистров общего назначения, что по емкости в 8 раз превышает аналогичный параметр 587 серии. Управляющая память (ВУ1, ИК1, ВУ2) генерирует 13-разрядную МК и содержит программируемую логическую матрицу (ПЛМ) емкостью 100 (151 для ВУ2) 24-разрядных слов, адресуемых 27-разрядным кодом, и ряд вспомогательных регистров. Арифметический расширитель ВР1 (ИКЗ), кроме комбинационной схемы умножения, содержит дополнительные блоки, позволяющие быстро выполнять деление по итерационному способу, многоразрядные сдвиги и вспомогательные микрооперации по обработке чисел с плавающей запятой.

ИМС серии имеют все необходимые средства для увеличения разрядности обрабатываемой ипфор.чации путем каскадирования без применения дополнительных ИМС. Например, разрядность арифметического устройства при каскадировании увеличивается пропорционально 16.

Высокая степень интеграции, один низковольтный источник питаиия, рекордно низкая потребляемая мощность (в статическом



.12. Состав и основные параметры ИМС серии 588

ИМС

Функциональное

Разряд-

<ц, МКС

588 серии

назначение

ность, бит

Магистральный приемопередатчик

2121.28-4

Системный контроллер

2124.42-1

Контроллер ЗУ

БР1 (ИКЗ)

Арифметический расширитель

429.42-1

Умножитель 16х 16

4118.24-2

Арифметическое устройство

2124.42-1

428.42-1

Управляющая память

.

2124.42-1

429.42-1

Многорежимный буферный регистр

0,15

2121.28-3

режиме потребление одной ИМС составляет 1 мВт), полная совместимость с ТТЛ- и ТТЛШ-сериями и высокая гибкость, обусловленная микропрограммным управлением, позволяет применять ИМС 588 серии для построения как встроенных, так и автономных микроЭВМ. В состав серии входят ИМС управляющей памяти с заппсаи-ными в ПЛМ микропрограммами, реализующие систему команд )яда микроэвм, например, Электроника 60)> и Электроника -1Ц-31 . Запись микропрограмм производится путем смены технологических масок на заводе-изготовителе.

4.3. МИКРОПРОЦЕССОРНЫЕ СЕРИИ 1800-1802, 1804, 1810, 1883

Серия 1800 [25, 38] состоит из схемы синхронизации (ВБ2), 16-разрядного программируемого сдвигателя (ВР8), 4-разрядпого А..,У (ВС1) и блока управления оперативной памятью (ВТЗ) и предназначена для построения высокопроизводительных вычислительных средств, прежде всего ЕС ЭВМ. Все ИМС допускают увеличение разрядности путем каскадирования.

Серия 1801 [17, 25, 38[ состоит из четырех И.МС (К1801ВЕ1, ВМ1, ВП1 и PEI) с высЬкой степенью интеграции до (3- 10 компонент).

Однокристальная 16-разрядная микроЭВМ (рис. 4.3, г) состоит из арифметического устройства А У; блока регистров общего назначения РОН; микропрограммного блока управления и прерывания БУП, генерирующего внутренние управляющие сигналы ВУС; таймера Т; блока обмена БО, осуществляющего пересылки^информации между АУ или РОН и внутренней шиной ВШ данных; ОЗУ; ПЗУ и блоков управления последовательной и системной шипами БУПШ п БУСШ. Микроэвм ВЕ1 реализует 404 команды, которые в.ключают в себя в качестве подмножества систему команд ряда м.чкроЭВМ Электропика НЦ;>. Количество уровней прерывания равно 5, Таймер состоит из сче-тика, регистров интервала и состоя-



ния и делителя частота, измеряет интервалы времени и подсчитн вает сигналы заданного типа. Управляет таймером код в его регистре состояний. Связь ВЕ1 с другими ИМС осуществляется по 16-разрядной системной и 4-разрядной последовательной шине СШ и ПШ, Интерфейс СШ ВЕ1 совместим с интерфейсом микроЭВМ Электроника 60 .

Однокристальный 16-разрядный микропроцессор ВМ1 предназначен для построения встроенных устройств обработки данных и микроэвм для решения инженерных и экономических заДач. ВМ1 реализует 69 микрокоманд, позволяет адресовать память емкостью 64 Кбайт, с помощью ЗУ магазинного типа обрабатывает прерывания по четырем уровням. На предельной тактовой частоте 5 МГц и при времени выборки информации 400 ис быстродействие ВМ1 составляет Б 10 операций (типа регистр - регистр) в секунду.

Матричная ВП1 представляет собой набор логических элементов, которые на стадии изготовления путем замены нескольких технологических масок можно соединить, что значительно сокращает время и стоимость проектирования и изготовления БИС по сравнению с традиционным методом. Указанным способом реализован контроллер ОЗУ динамического типа (К1801ВП1-30), предназначенный для регенерации и управления работой ЗУ, построенных иа основе ИМС 565РУЗ, и контроллер накопителя на гибком магнитном диске (ВП1-41). Ряд ЙМС реализуют функции параллельного (ВП1-34 и ВП1-35) и последовательного интерфейсов (ВП1-35).

Постоянное ЗУ РЕ1 имеет емкость 4К 16-разрядных слов и отличается от аналогичных ИМС наличием совмещенных адресно-разрядных выводов, что позволяет разместить его в корпусе 2106.24-1 с 24 выводами. Вследствие этого ИМС работает в два такта (прием адреса, выдача слова), и время выборки (400 не) значительно отличается от цикла (900 не). В режиме хранения ИМС потребляет 150 мВт, а в режиме обращения - 250 мВт.

Серия 1802 [14, 26, 40] выпускается в виде двух модификаций 1802 и КР1802 и состоит из 13 ИМС, основные параметры и назначение которых приведены в табл. 4.13, где - время выполнения типовой микрооперации; Р - потребляемая ИМС мощность.

Арифметическое устройство ВС1 состоит из 8-разрядного арифметико-логического блока со сдвигателем; двух регистров для хранения операндов; регистра расширения, служащего для выполнения операций с двойной разрядностью или для хранения одного из операндов; дешифратора 8-разрядной микрокоманды и ряда вспомогательных схем. Увеличение разрядности АУ осуществляется каскадированием произвольного числа ИМС. Выполняет АУ простейшие арифметические и логические операции, сдвиги и пересылки.

Арифметический расширитель ВР1 предназначен для выпол- нения однотактного сдвига кода на произвольное число разрядов и формирования номера разряда, хранящего первую слева единицу.

Регистры общего назначения ИР1 емкостью 16 4-разрядных слов имеют два дешифратора, каждый из которых управляет одной из двух двунаправленных шин данных. Такая организация ИМС позволяет обращаться к РОН ио двум независимым адресам как для записи, так и для чтения информации.

Последовательный умножитель ВР2 предназначен для выполнения операции умножения двух 8-разрядных чисел и операции деления 16-разрядного делимого на 8-разрядный делитель. Уве-



1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 [ 46 ] 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95