Снос зданий:
ecosnos.ru
Главная  Микроустройства: номенклатура изделий электронной промышленности 

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 [ 45 ] 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95

4.7. Назначение выводов ИМС ИК2

Номер вывода

Наименование выводов

1, 3 Тактовое питание С! и С2

2, 24, 25 Входы для подключения источников питания 12 В (2),

-5 Й (24) и 5 В (25) - Двунаправленная шина В ШБ

12 Многофункциональный вывод (САУ/П2), используемый для ввода сигнала САУ стробирования пересылки информации между РА и РУ или для вывода сигнала пре рывания (П2)

13 и 27 Последовательные выход и вход PC

14, 19 и 30 Сигналы, задающие режим работы РЖС, сдвиг илч сброс (СДС) и разрешение входа (РВС) в регистре PC

15 Вход сигнала РШБ, задающего режим работы ШБ

16 РО, задающего реЛ'ШМ обмена

17 и 28 Вход СШБ и США стробирующих сигналов шин Б и А

18 Вход сигнала СБС стробирования передачи информации между регистрами РБ и PC

20 и 21 Входы сигналов запрос (3) и выборка (В)

22 Вход сигнала записи-чтения 34

23 Выход (ВСР) схемы равенства кодов 26 сигнала ответ ОТ

29 Вход сигнала сброс СБ

31 РЖА, задающего режим работы ША и

схемы равенства кодов 32-47 Двунаправленные шины ША (выводы 32, 34, 36, 38, 40,

42, 44 и 46) и ОШ (выводы 33, 35, 37, 39, 41, 43, 43

и 47)

операции в соответствии с табл. 4.8, где символы 3, ЗК, ЗД, Ч и ЧМ означают соответственно запись, запись с поразрядной конъюнкцией или.дизъюнкцией, чтение и чтение сквозь маску (единицы читаются только с немаскированных разрядов). После приема указанных сигналов ИМС генерирует сигнал ОТ и по завершению сигнала В фиксирует информацию с ОШ. Чтение отличается от записи тем, что подается инверсное значение 34, а информация с регистров выдается через такт после снятия сигнала В и поддерживается на ОШ до окончания сигнала 3. Регистр PC имеет реверсивные цепи счета, работающие с частотой до 300 кГц, и сдвига кода влево или вправо (частота до 600 кГц) и допускает каскадирование при двух и более ИМС. Как в режиме счета, так и сдвига можно с помощью СРК формировать сигнал равенства кода в PG с кодом программно управляемой установки. В устройствах формирования сигналов прерывания РА фиксирует запросы, а в Р5 записывается маска. Выходной сигнал П2 формируется при наличии 1 в немаскированных разрядах.

Постоянное ЗУ РЕ1 построено на однотранзисторных запоминающих элементах с записью информации при изготовлении (масочное ПЗУ), имеет емкость 1024 16-разрядных слова, состоит нз (рис. 4.2, г) буферной схемы БС; блока управления БУ; регистра и дешифратора адреса, выполненных в виде двух независимых каналов РХ и ДХ, РУ и ДУ, и накопителя Н с усилителями чтения УЧ. Обмен информацией осуществляется по общей (информационно-



4.8. Кодирование операций в ИМС ИК2

Операции с регистрами

Разряды 4 5

3 3 3

Сброс PC

3 3 3 РВС

ч

ЧМ Ч

Сброс

ч ч ч

Сброс

ч ч ч

ч ч ч

Запрет РВС

адресной) шине ОШ и неоднородной шине ШУ (табл. 4.9). Обращение к ПЗУ занимает четыре такта (2 мкс). В 1-м такте в 5У поступает сигнал СА, по которому осуществляется прием адреса с ОШ, а в конце 3-го такта происходит выдача па ОШ считаппой информации.

4.9. Назначение выводов ИМС РЕ1

Номер вывода

Наименование выводов

/, 2, 5

Входы сигналов выбора ИМС (ВМ), сопровож-

дения адреса СА и запроса 5,

3-45

Неиспользуемые выводы (3, 4, 6, 17, 19-23,

25-31, 33, 37, 38, 43-45)

Шина нулевого потенциала

8-10, 32, 34-36,

Инфорлоционно-адрссная часть двунаправлен-

39-41

и, 14-16, 18, 42

Информационная часть двунаправленной ОШ

12, 13

Тактовое питание С/ и С2

46 и 47

Выводы для подключения источников питания

5 В (46), 12 В (47)

Выход сигнала ответ ОТ

Оперативное ЗУ РУ1 построено на статических 6-транзистор-пых ЗЭ и имеет емкость 256 4-разрядных слов. Структурная схема и алгоритм работы РУ1 аналогичны ИМС РЕ1, наи.ченование и назначение выводов приведено в табл. 4.10.

На основе 586 серии разработана и выпускается одноплатная микроэвм Электроника С5-21 (рис. 4.3, в), состоящая из МП ИК1, ПЗУ и ОЗУ емкостью соответственно 2К и 256 1б-разрядиых слов и интерфейса, построенного на четырех ИМС ИК2. Структура ЭВМ реализована па основе 16-разрядной двунаправленной ОШ, работающей в режиме разделения времени и допускающей в один такт времени передачу информации только от одного источника к одному приемнику. Производительность ЭВМ достигает 250 тыс. опер, /с, а потребляемая мощность не более 20 Вт.

Серия 587 выпускается в виде людификацнй 587, К587 (корпус 429.42-1) и KP5S7 (корпус 2204-42-1). Состав и основные параметры серии приведены в табл, 4.11,



4.10. Назначение выводов ИМС РУ1

Номер вывода

Наименование выводов

/, 2, 7, 8 S-5, 11-15

Информационная часть двунаправленной ОШ

Адресная часть двунаправленной ОШ

6, 10

Неиспользуемые выводы

9, 16

Выводы для подключения источников питания

-5 В (9) и 5 В (16)

17, 19, 24

Входы сигналов выбора ИМС ВМ, сопровождения адреса С А и запроса 3

Выход сигнала ответ ОТ

20, 21

Тактовое питание С1 и С2

Вход кода операции 34 (запись-чтение)

Шина нулевого потенциала

4.11. Назначение и основные параметры ИМС серии 587

ИМС 587 серии

функциональное назначение

Разрядность, бит

(ц, МКС

Число МК

. ИК1

Устройство обмена ин-

формацией

Арифметическое устрой-

икз

Арифметический расши-

Управляющая память

Устройство обмена информацией ИК1 содержит 3500 транзисторов. Предназначено для организации как внутри, так и внепро-цессорного обмена данными параллельным или последовательным способом с разрядностью, кратной 8 битам, и может быть использовано для построения интерфейса процессоров и каналов, блоков прерывания и управления ЗУ. Разрядность ИК1 увеличивается каскадированием произвольного числа ИМС.

Арифметическое устройство ИК2 содержит 2500 транзисторов и состоит из восьми 4-разрядных регистров общего назначения, арифметического блока с сумматором и сдвигателем, 12-разрядио-го регистра МК, вспомогательных регистров и схемы управления. Управляет работой ИК2 МК, которая в зависимости от кода в разрядах О и 1 МК реализует микрооперации четырех типов: регистр-регистр, регистр - рабочий регистр, операция с константой и операция с обменом. В МК первого типа указывается два адреса РОН, из которых извлекаются операнды. Результат заносится в РОН на место второго операнда. В МК второго типа второй операнд извлекается из рабочего регистра (в него же помещается и результат), а поле адреса второго операнда используется для указания кода операции сдвигателя. В операциях с константой в МК указывается один адрес источника операнда (он же является и приемником результата) и 4-разрядная константа, которая является вторым операндом. Операции последнего типа предназначены для



1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 [ 45 ] 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95