Снос зданий:
ecosnos.ru
Главная  Микроустройства: номенклатура изделий электронной промышленности 

1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 [ 30 ] 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95

3.1. Состав и назначение ИМС серии 589

ИМС

мВт

589 серии

Функциональное назначение

Тнп корпуса

и в

Шинйый формирователь

238.16-2

ШФ инвертиругощий

238.16-2

Блок микропрограммного

2123.40-1

управления

Центральный процессорный элемент

,ИК02

2121.28-1

Схема ускоренного переноса

2121.28-1

Блок приоритетного прерывания

239.24-2

Многорежимный буферный

239.24-2

регистр

Многофункциональное син-

238.16-2

хронизирующее устройство

Ассоциативное ЗУ

40 ~

239.24-2

0,5-

Оперативное ЗУ 164

238.16-2

и, = 3,6 в для ИР14, для остальных ИМС U =2,4 В.

ленным шииам адреса ША и данных ШЦ. Обмен информацией осуществляется по четырем входным и двум выходным шинам, а также по ряду входных и выходных каналов, служащих для каскадирования ИМС (табл. 3.2). Все выходы ИМС, кроме X и К, имеют три состояния (0,1 и высокоомное состояние). Шины ШМ и ШВ предназначены для приема данных соответственно с ЗУ и с устройств ввода информации, однако их можно использовать и по другому назначению. Управляет работой ЦПЭ 7-разрядяая МК, состоящая

3.2. Назначение выводов ИМС ИК02

Н омер вывода

Наименование выводов

3, 4 5, 6 7 - 10

11, 23 П, 13 14

15 - 17 24 - 27 18

19, 20 21. 22 28

Инверсные входы внешней шины ШВ

маскирующей шины ШК. Выходы сигналов группового переноса X и У Инверсные выходы СО и ПО и входы П1 и С1 сигналов переноса сумматора СО, С1 и сдвигателя вправо ПО, П1, АУ

Входы сигналов выдачи адреса ВА и данных ВД

Инверсные выходы шины адреса ША

Шина нулевого потенциала

Входы {F6 - F0) шины микрокоманды (,ШР)

Вход синхронизирующего сигнала S Инверсные входы шины М ШМ

выходы шины Д ШД Вход источника питания



3.3. Обозначение в F группах

из F и R групп разрядов. Для удобства изложения- наборы цифр и F и R группах обозначаются указанными в табл. 3.3 и 3.4 способами, где символами F6 - F0 обозйа-чены разряды МК {F0 - младший разряд); Rf, и AT - обобшенные обозначения содержимого регистров, участвующих в операциях. Например, при (F3,- F2, Ft, F0)= (1100) Rn=T, а при (1111) АТ=АС. Список всех МК микросхемы ИК02 приведен в табл. 3.5, а их мнемоника, которая распространяется только на К - 00 а К = = 11,- в табл. 3.6, где символом + обозначена операция суммирования с учетом возникающих между разрядами переносов. При этом следует иметь в- виду то, что между ИМС указанные переносы, передаются в инверсном виде, а именно; С/ - В означает отсутствие переноса и код на выходе сумматора данной ИМС на 1 не увеличивается,

3.4. Обозначение цифр в R группах

Обозначение

R группа

Обо

Ра

F2 Fi j FO



а CI = Н означает нали-чие переноса и код на выходе сумматора увеличивается на 1 (Я и S - низкий и высокий потенциалы). Так как сигнал СО переноса из ИМС генерируется также в инверсном виде (СО = Я - наличие, а СО = S - отсутствие переноса), то это позволяет при каскадировании обходиться без дополнительных инверторов. Способ формирования сигналов переноса СО и уско-

Д

т

-д АУ \rzl

ЗУ РОИ

ШР,В,К,М х,умсо

уро, у91

>5ш4к

СФА

СРП

I К

ВРК

ВВП

Рис. 3,1.



1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 [ 30 ] 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95